会员中心

纳能微:专注先进工艺高速SERDES IP核国产研发

  1. 来源:纳能微
  2. 发布时间:2020-12-22
  3. 浏览次数:489

作为国民经济的战略性、基础性和支柱性产业,集成电路产业极其重要,加快发展已经成为全社会共识。IP核技术作为集成电路产业中芯片设计必不可少的一项技术,受到了颇多的关注。目前,IP核高端市场基本被美国、英国垄断,本土化率也是较低。因此,加速发展国内IP核产业,满足国内集成电路设计业需求迫在眉睫。

纳能微成立于2014年,是一家聚焦先进工艺高速SERDES接口的IP核企业,专注于集成电路IP核的自主知识产权研发和持续创新,拥有PCIE、USB3.1/USB3.0/USB2.0、JESD204B、GVI及下一代高速串行数据传输IP核等多项核心技术。

目前,纳能微已形成高速接口IP产品线有3大类20余种,IP授权案例超100个,拥有瑞芯微富瀚微华为华澜微苏州国芯天津飞腾芯原国网智芯等国内外SOCASIC企业。

数年的发展,不仅让纳能微获得更多客户的认可,也让其获得了国家高新技术企业成都市中小企业成长工程培育企业成都市新经济培育企业成都瞪羚企业成都集成电路行业协会会员企业等众多荣誉。

自建立以来,纳能微始终保持初心,致力于为国内芯片行业提供自主IP选择的替代方案。纳能微表示,纳能微技术研发团队拥有平均十年的工业界芯片设计与量产经验,不仅如此,纳能微还拥有先进工艺下的SERDES IP核的主要优势,除了在目前主流的55nm/40nm/28nm/22nm上已经服务了大量的量产客户外,在更先进的节点方面也早有布局。

20188月,纳能微率先完成了国内14nm工艺SERDES IP核的流片验证,目前该工艺已经完成了多个客户IP授权及量产服务案例。

2019年底,纳能微在国内12nm工艺平台也完成了USB PCIE PHY IP核的流片验证,迄今为止该技术正处于客户导入阶段。

此外,纳能微还透露道,将于202012月底向客户交付8nm FinFET工艺的高速SERDES IP核。同时,下一代更先进工艺的SERDES IP开发也已经在进行中。

近几年,伴随着国内半导体业的需求的爆发式增长,本土IP行业呈现出应用平台化发展趋势。作为一家基于本土成长起来的IP核企业,纳能微也开始进行IP平台化运营的规划和努力。

纳能微明确,将纵向深耕本身先进工艺SERDES IP核产品研发及品类扩展,横向联合合作伙伴(比如PCIE/USB控制器厂商及其他互补的模拟IP厂商)形成统一的IP供销清单,满足客户对IP的一站式采购需求。

而在垂直方向上,纳能微将与前后端设计服务企业,封装及测试厂家(尤其是快封类高速基板设计及生产单位)形成战略合作,为客户提供IP-设计服务-封装-流片-测试的全流程的支撑。

回顾2020年这一特殊年份,纳能微坚持拼搏,在IP核心技术上取得了新突破,推出了多款新品。

2020年,纳能微推出USB3/PCIE/SATA/SGMII/QSGMII combo PHY IP,这是目前业内唯一的一个“5-in-1”物理层PHY IP。无需额外的集成工作,只要变换2根控制管脚的电平,就可以在四种协议应用中进行轻松切换。这个IP具有业内领先的PPA表现,在面积和功耗方面优于同类单用途PHY IP

此外,纳能微还推出了同时兼容VBO/eDP/LVDS/P2P四种协议的视频流专用GVI combo PHY并在28nm工艺推出了PCIE gen4 PHY IPSAS 12G PHY IP

2020年的多项硕果在为纳能微技术点睛的同时,也照亮了未来之路。未来,纳能微也将在深耕现有优势领域的基础上,坚守IP核这个阵地,以平台化运营的方式对各方面的资源进行整合,从解决点问题升级到解决一个区域的问题踏踏实实攻克一个个点,聚沙成塔。

Copyright © 2019-2020 成都市集成电路行业协会 版权所有

四川省成都市高新区和乐二街171号AI创新中心B6栋2单元7楼 联系电话:028-85217606/85085280

技术支持:成都兰迪科技